74LS76双JK触发器
74LS76提供单独的J,K,时钟脉冲,直接设置和直接清除输入。这些双触发器的设计是为了使时钟高时,启用了输入并将接受数据。
PIN描述74LS76:
引脚号 |
引脚名称 |
描述 |
5 |
VCC |
通常用5V为IC供电 |
13 |
地面 |
连接到系统的地面 |
JK触发器 - 1 / JK触发器-2 |
||
1,6 |
时钟1/ clock-2 |
这些销必须为触发器提供时钟脉冲 |
2,7 |
预设1 /预设2 |
预设输入引脚将触发器驱动到设定状态。 |
16、12 |
1K/ 2K |
触发器的输入引脚 |
4,9 |
1J / 2J |
触发器的另一个输入引脚 |
14,10 |
1q(bar) / 2q(bar) |
触发器的倒输出销 |
15,11 |
1Q / 2Q |
触发器的输出销 |
3,8 |
1个CLR(BAR)/ 2 CLR(bar) |
清除输入引脚将触发器驱动到重置状态。 |
74LS76的功能:
- 双jk触发式触发包IC
- 操作电压:2V至6V
- 最小高水平输入电压:2 V
- 最大低水平输入电压:0.8 V
- 最小高水平输出电压:3.5 V
- 最大低水平输出电压:0.25V
- 工作温度-55至-125°C
- 可在14针PDIP,GDIP,PDSO软件包中使用
笔记:完整的技术细节可以在74LS76数据表在此页面的末尾给出。
等效74LS76:74LS73,,,,MC74HC73A,,,,SN7476
替代JK触发器:74LS107,4027b
在哪里使用74LS76 JK触发器:
74LS76是双线jk flip flop IC。这意味着它内部有两个JK拖鞋,并且每个都可以根据我们的应用程序单独使用。JK拖鞋被认为是最有效的触发器,可以单独用于某些应用。触发器也称为闩锁设备,这意味着它可以记住一位数据并基于它锁存输出,因为此属性通常被用作移位寄存器,控制寄存器,存储寄存器或任何小内存的位置必需的。可以串联使用多个触发器作为持有少量数据的EEPROM。JK触发器被认为更适合实际应用,因为它的真相表是触发器的输出,对于所有类型的输入都将稳定。
因此,如果您正在寻找用于闩锁目的的IC或充当项目的小型可编程内存,那么此IC可能是您的正确选择。
如何使用74LS76:
如前所述,我们在此IC中有两个JK触发器,IC通常由 +5V供电。在上面的规格中讨论了输入(J,K)引脚(J,K)引脚(Q,Q BAR)引脚的最小输入和输出电压。下面的GIF显示了J-K触发器的工作
预设和清除是异步的活性低输入。当预设和清除较低时,它们会覆盖时钟,J-K输入将输出迫使输出到稳态级别,如下表所示。
74LS76的应用
- 换档寄存器
- 内存/控制寄存器
- EEPROM电路
- 闩锁设备
74LS76的2D模型
下面给出了74LS76 IC的尺寸。这些维度是GDIP包裹。如果您使用的是不同的软件包IC,请参考74LS76数据表。