74LS74 Dual D触发器
74LS74A触发器IC利用肖特基TTL电路产生高速d型触发器。每个触发器有单独的清晰和设置输入,以及互补的Q和Q '(条)输出。
74 ls74引出线的配置
密码 |
销的象征 |
的名字 |
描述 |
5、9 |
1 q / 2 q |
输出 |
触发器的输出管脚 |
6、8 |
1 q (bar) / 2 q”(bar) |
互补输出 |
Flip Flop的反向输出引脚 |
3、11 |
1 clk / 2 clk |
时钟输入插口 |
这些引脚必须为触发器提供时钟脉冲 |
1、13 |
1CLR (bar) / 2CLR (bar) |
明确的数据 |
通过清除触发器的内存来复位触发器 |
2、12 |
1 d / 2 d |
数据输入销 |
触发器的输入管脚 |
4、10 |
1PRE (bar) / 2PRE (bar) |
前输入 |
触发器的另一个输入引脚。也称为固定引脚 |
7 |
Vss |
地面 |
连接到系统的地面 |
14 |
Vdd / Vcc |
电源电压 |
通常为IC提供5V电源 |
特性
- 双D触发器封装集成电路
- 工作电压:2V ~ 15V
- 传播延迟:40 ns
- 高电平最低输入电压:2v
- 最大低电平输入电压:0.8V
- 工作温度:0 ~ 70°C
- 高输出电流:8mA
- 可提供14针SO-14, SOT42封装
注意:完整的技术细节可以在74 ls74数据表在本页最后给出。
等价物
74年lvc2g80, HEF40312B
如何使用74LS74
使用一个触发器很简单。只需使用Vcc和GND引脚为IC供电。如前所述,每个触发器都是独立工作的,只需连接输入信号2和3使用第一个触发器,你将得到引脚5和6的输出。引脚3应该提供一个时钟源,通常是一个PWM信号vip亚博 或555定时器使用。该引脚可以用来清除数据,并通过使其高复位触发器。Flip flop的完整工作可以通过下面的功能表来理解。符号“X”表示不关心,向上箭头表示信号的上升沿。
输入 |
输出 |
||||
前(bar) |
CLR (bar) |
CLK |
D |
问 |
问(bar) |
l |
H |
X |
X |
H |
l |
H |
l |
X |
X |
l |
H |
l |
l |
X |
X |
H |
H |
H |
H |
H |
H |
l |
|
H |
H |
l |
l |
H |
|
H |
H |
l |
X |
问0 |
问0(酒吧) |
您还可以模拟IC,以检查它是否会按照预期工作。在这里,我使用了逻辑状态和逻辑位来查看IC是否像它应该的那样工作,但你可以用你的应用程序的实际电路来替换它们,以检查它是否适合你的需要。下面所示的gif文件可以通过上面的真值表来验证,以确保IC按照预期工作。
应用程序
- 用作移位寄存器
- 内存/控制寄存器
- 缓冲电路
- 采样电路
- 自锁装置
二维模型和尺寸
维度的74 ls74集成电路下面给出。这些尺寸是CDIP包中。如果您使用的是不同的封装IC,请参阅74 ls74数据表.